登 录
註 冊
论坛
微波仿真网
注册
登录论坛可查看更多信息
微波仿真论坛
>
Active Circuit 有源电路区
>
有源射频电路
>
谁能解释一下?
发帖
回复
668
阅读
1
回复
[
互助
]
谁能解释一下?
离线
zwk1024
dd
UID :82005
注册:
2011-08-28
登录:
2012-02-08
发帖:
73
等级:
仿真一级
0楼
发表于: 2011-09-28 12:53:01
在许多文献中提到,PLL中鉴相频率越高,系统的相位噪声越好,但是存在公式:
'B6D&xn'%&
相位噪声=噪声基底+10log比较频率+20logN
+F4xCz7f
公式上看,比较频率越高,对相噪也有影响 ..
9SMM%(3, r
[R& P.E7w'
未注册仅能浏览
部分内容
,查看
全部内容及附件
请先
登录
或
注册
共
1
条评分
yanhaizhou
rf币
+5
积极参与讨论, 再接再厉!
2011-09-28
离线
wujieyshiya
思想无止境,身份有国度
UID :29292
注册:
2009-04-07
登录:
2014-04-22
发帖:
39
等级:
仿真新人
1楼
发表于: 2011-10-07 10:15:09
当你选择的鉴相频率越高里,N值相对就会越小,二者成正比关系,而在公式中鉴相频率对数前面的系数是10,而N值对数前面的系数是20,这样就可以对比出,N值的相噪恶化比鉴相频率更快,所以鉴相频率越高越好。
b\H(Lq17
纯粹的数学计算,自己可以带个数试下
共
条评分
专业频率综合器、频率源及相关产品
www.miniPLL.com
发帖
回复