UID :114948
UID :24731
hefang:自己先回答cut-off frequency的定义,再把提示你的这句话翻译成汉语。1. 沿着uv平面分割选中的模型。CST MWS帮助文件《Structure Editing Overview》。 oT):#,s 2. 不知道你说的是哪个via model。唯一能找到的via connection模型第6步和你说的不一样。 2URGd#{VQ 3. 同上。 M% \T5 ....... (2015-08-18 21:27) iVI&
美美的熊猫:1、the port is excited below its cutoff frequency的意思我认为是激励信号的频率低于端口的截止频率,所以出现错误。但是就我的模型而言,1D Result显示端口截止频率很高,而我不可能设置比这还高的频率的激励信号,所以,我是想问采取什么措施可以如何降低端口的截止频率呢? :<J7 g`f .. (2015-08-19 19:03) g<j)
描述:history3
图片:6.jpg
描述:history2
图片:5.jpg
描述:history1
图片:4.jpg
美美的熊猫: `T7TWv"M [图片] ]$^HGmP 1、首先非常感谢您能帮助我这个菜鸟。。 1x\k:2U 2、是我写错了,是2D Result————port mode下查看的Fcutoff。我翻书找到了平行平板波导TM模的截止频率计算公式,但是将平板间距0.254mm, 电导率磁导率参数都代入公式,求得的截止频率反而很小。。。显然不对[表情] uW#s;1H.) 3、我用的CST2014,via model的history tree特意截图(我肯定没被人改过),烦请看一下。我认为solid1不是衬底,PCB diel才是。。solid1是将上表面的微带线,焊盘,还有PCB diel的顶层打包在一起了,但不知用意。 CH|cK8q 多谢多谢! em )%U ....... lVd-{m)
图片:History List 1.jpg
图片:History List 2.jpg
图片:History List 3.jpg
图片:History List 4.jpg
图片:History List 5.jpg
图片:History List 6.jpg
hefang:1. 不客气。2. 要么公式是错的,要么计算是错的。....... (2015-08-19 21:24) #4LTUVH
UID :117786