登 录
註 冊
论坛
微波仿真网
注册
登录论坛可查看更多信息
微波仿真论坛
>
EMC(电磁兼容)资料
>
EMC,信号完整性,电源完整性仿真期刊连载
发帖
回复
上一页
1
2
3
4
5
6
...14
下一页
到第
页
确认
13198
阅读
136
回复
[原创]
EMC,信号完整性,电源完整性仿真期刊连载
离线
bfjia
UID :1166
注册:
2007-03-12
登录:
2024-05-28
发帖:
338
等级:
仿真三级
10楼
发表于: 2009-01-16 02:33:00
谢谢斑竹!加油!!!!!
共
条评分
谢谢!
bfjia
离线
jiayan
UID :22578
注册:
2008-12-04
登录:
2009-08-04
发帖:
8
等级:
旁观者
11楼
发表于: 2009-03-08 22:14:17
上海佳研仿真工作室期刊七
=PXQX(_
------
拓扑结构及阻抗对信号质量的影响
.uzg2Kd_
:5X1Tr=A
JlAUie8
本文主要讨论了高速信号拓扑结构和阻抗控制对信号质量的影响,我们主要通过
SI
仿真验证信号拓扑结构和阻抗控制对信号质量保障的重要性。文中对常见的菊花链,星型拓扑结构进行仿真对比,从中比较两中拓扑结构对信号质量的影响。同时本文还对传输线多种阻抗的情况下,进行仿真对比,从中比较各种阻抗对信号质量的影响。详细情况请看附件,谢谢!
附件设置隐藏,需要回复后才能看到!
附件设置隐藏,需要回复后才能看到
共
条评分
离线
fisherman
UID :6458
注册:
2007-12-07
登录:
2018-01-05
发帖:
5
等级:
旁观者
12楼
发表于: 2009-03-09 02:54:10
not bad --- useful
共
条评分
离线
mopperi
UID :27869
注册:
2009-03-20
登录:
2009-04-16
发帖:
36
等级:
仿真新人
13楼
发表于: 2009-03-20 04:00:56
感谢楼主,好好学习中
共
条评分
离线
addresser
UID :31909
注册:
2009-05-08
登录:
2009-07-19
发帖:
1
等级:
旁观者
14楼
发表于: 2009-05-08 14:38:08
keyileba
>XP]NY}Po[
klek
共
条评分
离线
teresa8832
UID :22607
注册:
2008-12-05
登录:
2012-06-18
发帖:
38
等级:
仿真新人
15楼
发表于: 2009-05-15 10:47:47
支持
]谢谢分享
共
条评分
离线
chuang396
UID :30421
注册:
2009-04-20
登录:
2013-12-13
发帖:
28
等级:
仿真新人
16楼
发表于: 2009-05-20 22:15:54
很好谢谢啊
共
条评分
离线
crystalwj
UID :5370
注册:
2007-10-11
登录:
2009-06-08
发帖:
6
等级:
旁观者
17楼
发表于: 2009-06-08 15:43:16
刚入门,多看看学习学习
共
条评分
离线
nigx
UID :26071
注册:
2009-02-24
登录:
2010-08-04
发帖:
3
等级:
旁观者
18楼
发表于: 2009-06-10 09:18:00
很好的资料
共
条评分
离线
jiayan
UID :22578
注册:
2008-12-04
登录:
2009-08-04
发帖:
8
等级:
旁观者
19楼
发表于: 2009-06-28 21:58:54
上海佳研仿真设计工作室期刊八
k)[} 3oq
9|v
――――
DDRII
总线静态时序分析报告
vROl}s;
,4NvD2Y
}[!;c+ke
本文以一个实际的项目为背景,对该项目中
MPC8568
的
DDRII
接口进行静态时序分析,用于评估该接口的时序情况,指导
PCB
设计。本文阐述的是静态时序分析方法,主要是讲解整个
DDRII
接口时序分析的原理及简单的时序分析计算过程,这种方法适用于一般的接口时序分析,也是工程上最常见的分析方法。
DDRII
接口属于源同步时序,静态时序计算的公式可以简单的理解为:时序余量等于驱动芯片的输出有效窗口减去接收端芯片的输入有效窗口。当然在计算的过程中还要考虑串扰,
ISI
,
SSN
,走线不匹配等因素。这些因素理论上要通过严格的仿真分析得到,不过本文是静态时序计算,因此就简单的根据仿真经验评估这些因素。详细情况请看附件中的期刊,谢谢您的关注
!
附件:
上海佳研仿真设计工作室期刊八 DDRII总线静态时序分析报告.pdf
(278 K) 下载次数:41
共
条评分
发帖
回复